

# PROVA FINALE (PROGETTO DI RETI LOGICHE)

Prof. Palermo Gianluca - Anno Accademico 2023/2024

### Rubagotti Andrea

(Cod. persona: 10780379 - Matricola: 982036)

Santagata Maria Concetta

(Cod. persona: 10799787- Matricola: 987495)

## **INDICE**

| 1. | Introduzione                                 | pagina 3  |
|----|----------------------------------------------|-----------|
| 2. | Architettura                                 | pagina 6  |
| 3. | Risultati sperimentali (Test Bench e Report) | pagina 9  |
| 4. | Conclusioni                                  | pagina 1' |

#### 1. INTRODUZIONE

#### Descrizione del progetto

Il progetto ha come scopo quello di implementare un componente hardware, mediante la stesura di un file in linguaggio VHDL, che sia in grado di svolgere il seguente compito.

Viene fornita una sequenza di un numero K di parole, il cui valore è compreso tra O e 255. I valori della sequenza non devono essere interpretati tutti allo stesso modo, in quanto si alternano valori numerici e valori di credibilità. Per questo motivo la sequenza di parole viene memorizzata a partire da un indirizzo specificato, ogni 2 byte.

Il byte compreso tra i due è quello di credibilità, e questo, al termine dell'elaborazione, verrà correttamente inserito in memoria.

Il valore di credibilità vale 31 successivamente ad ogni valore diverso da 0. Se invece la parola contiene uno 0, questo deve essere sostituito con l'ultimo valore letto, e la relativa credibilità deve essere decrementata di uno (se essa raggiunge il valore 0, allora non viene più decrementata).

Corner-case: se la sequenza comincia con uno zero, allora il relativo valore di credibilità non è 31, bensì rimane 0, fintanto che nella sequenza memorizzata non compare un valore diverso da 0.

Di seguito vengono forniti due esempi con valori decimali. I numeri in **verde** sono i valori numerici, gli altri sono invece i valori di credibilità. Nel secondo possiamo notare come venga correttamente trattato il corner-case descritto in precedenza.

#### ESEMPIO 1:

```
Sequenza iniziale: 3, 0, 5, 0, 0, 0, 7, 0, 0, 0, 4, 0, 2, 0 Sequenza finale: 3, 31, 5, 31, 5, 30, 7, 31, 7, 30, 4, 31, 2, 31
```

#### **ESEMPIO 2:**

```
Sequenza iniziale: 0, 0, 0, 0, 8, 0, 0, 0, 0, 0, 0, 0, 21, 0 Sequenza finale: 0, 0, 0, 0, 8, 31, 8, 30, 8, 29, 8, 28, 21, 31
```

### Descrizione degli input e degli output

Il componente riceve in ingresso tre segnali primari: i\_start, variando permette l'elaborazione o meno della stringa data (rispettivamente segnale ad 1 "alto" e a 0 "basso"), i\_add, che indica l'indirizzo di memoria da cui partire per la lettura e la conseguente scrittura della stessa e, infine, i\_k, che rappresenta il numero di parole da leggere. Inoltre, l'elaborazione della stringa è gestita dai segnali i\_rst e i\_clk.

I segnali del componente sono tutti sincroni, quindi da interpretare sul fronte di salita del clock, eccezione fatta per i\_rst (asincrono). Per quanto riguarda gli output, il componente è caratterizzato dal segnale o\_done che si presenta alto al termine di ogni elaborazione e basso viceversa.

#### Descrizione della memoria

La memoria non è stata sintetizzata nel progetto, in quanto è già istanziata all'interno dei Test Bench (come si può osservare nell'immagine sottostante). Questa possiede un indirizzamento al byte.

Di seguito viene fornita una breve spiegazione dei segnali:

- i\_mem\_data è un byte (8 bit) di dati provenienti dalla memoria, dopo una richiesta di lettura;
- o\_mem\_add è l'indirizzo in cui si vuole leggere o scrivere, questo è composto da 2 byte (16 bit);
- o\_mem\_en è il segnale (1 bit) che permette di abilitare la memoria, sia alla scrittura sia alla lettura, quando esso vale 1;
- o\_mem\_we è il segnale (1 bit) che permette di abilitare la scrittura in memoria, nel momento in cui esso vale 1. Durante l'operazione di lettura, invece, questo segnale sarà posto a 0.



### Descrizione dell'interfaccia del componente

Il componente utilizzato è caratterizzato dalla seguente interfaccia:

```
entity project_reti_logiche is
   port (
       i_clk : in std_logic;
       i_rst : in std_logic;
       i_start : in std_logic;
              : in std_logic_vector(15 downto 0);
       i_add
                : in std_logic_vector(9 downto 0);
       i_k
       o_done : out std_logic;
       o_mem_addr : out std_logic_vector(15 downto 0);
       i_mem_data : in std_logic_vector(7 downto 0);
       o_mem_data : out std_logic_vector(7 downto 0);
       o_mem_we : out std_logic;
       o_mem_en : out std_logic
    );
end project_reti_logiche;
```

### Dunque, i segnali sono:

#### Input:

- i\_clk: generato dal Test Bench, in base al quale interpreto tutti gli input/output sincronizzati:
- i\_rst: unico segnale asincrono, che permette l'inizio dell'elaborazione di una nuova stringa di parole, inizializzando il componente;
- i\_start: generato dal Test Bench, decisivo per permettere la lettura, con conseguente elaborazione, della stringa;
- i\_add: generato dal Test Bench, indica l'indirizzo di memoria a partire dal quale è memorizzata la stringa;
- i\_k: generato dal Test Bench, rappresenta il numero di valori nella sequenza (valori con annesse credibilità);
- i\_mem\_data: proviene dalla memoria, fornisce il dato letto.

#### Output:

- o\_done: indica se l'elaborazione sia terminata o meno;
- o\_mem\_addr: rappresenta l'indirizzo di memoria al quale viene scritto il valore o la credibilità;
- o\_mem\_data: è il dato da inserire allo specifico indirizzo di memoria;
- o\_mem\_en: indica se è possibile la lettura o la scrittura del dato, in combinazione con il segnale o\_mem\_we (in ambo i casi o\_mem\_en dev'essere pari ad 1, viceversa non avverrebbe nessuna delle due);
- o\_mem\_we: permette la scrittura nel caso in cui sia pari ad 1, la lettura altrimenti.

#### 2. ARCHITETTURA

#### Descrizione della macchina a stati finiti (FSM)

La macchina a stati finiti possiede i seguenti stati:

- **IDLE**: è lo stato iniziale, in cui vengono inizializzati i segnali dei registri "next". Inoltre, lo stato IDLE funge anche da stato di reset, cioè, ogni qual volta, durante l'esecuzione del programma, venga dato in input i\_rst = 1, allora il componente si re-inizializza e nel caso in cui non si abbia ancora i\_start = 1, resta in questo stato. Nel momento in cui il segnale di i\_start viene posto a 1, allora si passa allo stato CHECK\_LENGHT;
- **CHECK\_LENGHT**: in questo stato si verifica se siano stati controllati tutti i valori della stringa (con le relative credibilità), che sono pari al numero di i\_k. In caso affermativo, allora la macchina passa allo stato DONE, altrimenti passa allo stato ASK\_VALUE;
- **ASK\_VALUE**: in questo stato la memoria viene abilitata per la lettura (ponendo i\_mem\_en a 1 e i\_mem\_we a 0), e viene passato alla memoria stessa l'indirizzo su cui effettuare la lettura (tramite il segnale o\_mem\_addr). Lo stato seguente è READ\_VALUE;
- **READ\_VALUE**: in questo stato viene letto dalla memoria il byte richiesto (tramite il segnale i\_mem\_data), il quale viene salvato solo se diverso da O. Si aggiorna inoltre il valore di credibilità relativo, decrementandolo se esso è maggiore di O, o ripristinandolo a 31 se il valore letto è diverso da O. La credibilità verrà scritta nello stato WRITE\_C. Lo stato seguente è WRITE\_VALUE;
- **WRITE\_VALUE**: in questo stato la memoria viene abilitata per la scrittura (ponendo sia i\_mem\_en che i\_mem\_we a 1) e la costante precedentemente memorizzata, viene scritta in memoria. Se ci si trova nella posizione della costante stessa, essa viene sovrascritta rimanendo invariata (in quanto è quella che era stata memorizzata al passo precedente), altrimenti se è presente uno 0 esso viene sovrascritto con l'ultimo valore memorizzato. Viene anche incrementato l'indirizzo successivo di o\_mem\_addr, per poter permettere la

successiva scrittura della credibilità nella cella successiva. Lo stato seguente è WRITE\_C;

WRITE\_C: in questo stato la memoria è ancora abilitata per la scrittura, in quanto non vengono modificati i valori di i\_mem\_en e i\_mem\_we rispetto allo stato precedente. Viene dunque scritto in memoria il valore di credibilità precedentemente stabilito. Inoltre viene aumentato di un byte l'indirizzo di memoria memorizzato, per poter un'ulteriore lettura permettere nell'eventuale parte rimanente della stringa. Lo stato seguente CHECK\_LENGHT;



- **DONE**: si giunge in questo stato nel momento in cui l'elaborazione della stringa è terminata ed essa è stata salvata con successo in memoria. Il segnale di o\_done viene posto a 1 per notificare la fine della procedura.

*Nota bene*: da ogni stato è possibile raggiungere lo stato IDLE, questo avviene quando si ha in input un segnale i\_rst pari ad 1 (componente re-inizializzato).

### Descrizione dei segnali

Qui di seguito sono riportati i segnali che sono stati usati nel progetto, unitamente ad una loro breve descrizione:

- signal next\_state, curr\_state: state\_type ⇒ indicano rispettivamente lo stato prossimo e il corrente;
- signal o\_done\_nx : std\_logic ⇒ è il prossimo valore che deve assumere il segnale o\_done;
- signal o\_mem\_addr\_nx : std\_logic\_vector (15 downto 0) ⇒ è il prossimo valore che deve assumere il segnale o\_mem\_addr;
- signal o\_mem\_data\_nx : std\_logic\_vector (7 downto 0) ⇒ è il prossimo valore che deve assumere il segnale o\_mem\_data;
- signal o\_mem\_en\_nx : std\_logic  $\Rightarrow$  è il prossimo valore che deve assumere il segnale o\_mem\_en;
- signal o\_mem\_we\_nx : std\_logic ⇒ è il prossimo valore che deve assumere il segnale o\_mem\_we;
- signal old\_value, old\_value\_nx : std\_logic\_vector (7 DOWNTO 0) ⇒ rappresentano rispettivamente il valore letto e quello aggiornato;
- signal old\_c, old\_c\_nx : std\_logic\_vector (7 DOWNTO 0) ⇒ rappresentano rispettivamente il valore di credibilità letto e quello aggiornato;
- signal visited\_words, visited\_words\_nx : std\_logic\_vector(9 DOWNTO 0) ⇒ rappresentano rispettivamente le parole lette e il nuovo numero delle stesse;
- signal updated\_add, updated\_add\_nx : std\_logic\_vector(15 DOWNTO 0) ⇒ rappresentano rispettivamente il valore vecchio e quello aggiornato dell'indirizzo di lettura/scrittura;
- signal first\_nx, first: boolean ⇒ è un booleano utile per capire se il componente è stato inizializzato e quindi siamo nel primo passaggio dell'elaborazione della stringa; indicano valore aggiornato e vecchio del segnale.

### Descrizione dei processi (VHDL processes) e scelte progettuali

Il componente possiede due processi concorrenziali differenti:

- 1. Il primo processo si occupa della parte sequenziale, gestisce il reset e aggiorna i segnali sul fronte di salita del clock, andando a memorizzare nel registro il valore salvato nel registro "next";
- 2. Il secondo processo, invece, si occupa della gestione della macchina a stati finiti. È quindi principalmente formato da "Case-When statements" che compiono determinate azioni in base allo stato attuale in cui ci si trova.

#### 3. RISULTATI SPERIMENTALI

Uno step fondamentale per lo sviluppo del nostro progetto è stato quello riguardante il testing. Dopo aver correttamente superato il Test Bench fornito dal docente (come spiegato nel paragrafo qui di sotto), abbiamo deciso di creare noi alcuni Test Bench, che vadano a controllare determinate condizioni limite, che saranno spiegate di seguito.

Per ogni Test Bench sono date in allegato la foto del visualizzatore di onde (Waveform viewer) e anche il messaggio stampato dalla TCL console.

Infine, sono stati eseguite con successo anche le simulazioni post-sintesi, in modo tale da effettuare una verifica più approfondita della nostra implementazione.

### Test Bench fornito dal docente (project\_tb)

Questo Test Bench è risultato utile per verificare un generico caso base del nostro progetto, che si è rivelato funzionare correttamente.



```
Failure: Simulation Ended! TEST PASSATO (EXAMPLE)

Time: 2170 ns Iteration: 1 Process: /project_tb/test_routine File: D:/Download/project_tb.vhd

$finish called at time: 2170 ns: File "D:/Download/project_tb.vhd" Line 187

INFO: [USF-XSim-96] XSim completed. Design snapshot 'project_tb_behav' loaded.

INFO: [USF-XSim-97] XSim simulation ran for 9000ns

launch_simulation: Time (s): cpu = 00:00:00; elapsed = 00:00:14 . Memory (MB): peak = 958.207; gain = 0.000
```

### Test Bench "beginning\_with\_zero"

Il primo Test Bench da noi scritto va a verificare uno specifico corner-case, ovvero il caso in cui la sequenza iniziasse con un certo numero di zeri consecutivi. In questo caso i relativi valori di credibilità dovevano essere mantenuti costanti a O fintantoché la sequenza è composta da soli zero.



<sup>#</sup> run 1000000ns

Failure: Simulation Ended! TEST PASSATO (EXAMPLE)

Time: 2170 ns Iteration: 1 Process: /tb\_beginning\_withzero/test\_routine File: C:/Users/Lenovo/Desktop/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche.srcs/sim\_1/:

\$finish called at time: 2170 ns: File "C:/Users/Lenovo/Desktop/project\_reti\_logiche/project\_reti\_logiche.srcs/sim\_1/new/tb\_beginning\_withzero.vhd" Line 187

INFO: [USF-XSim-96] XSim completed. Design snapshot 'tb\_beginning\_withzero\_behav' loaded.

INFO: [USF-XSim-97] XSim simulation ran for 1000000ns

launch\_simulation: Time (s): cpu = 00:00:05; elapsed = 00:00:10 . Memory (MB): peak = 1878.746; gain = 0.000

### Test Bench "credibility\_to\_zero"

Il secondo Test Bench da noi scritto va a verificare un altro corner-case, che si verifica nel momento in cui ci sono svariati zeri consecutivi nel mezzo della sequenza. In questo modo la credibilità raggiunge il valore zero, e non dovrà essere decrementata ulteriormente.



<sup>#</sup> run 1000000ns

Failure: Simulation Ended! TEST PASSATO (EXAMPLE)

Time: 5110 ns Iteration: 1 Process: /tb\_credibility\_to\_zero/test\_routine File: C:/Users/Lenovo/Desktop/project\_reti\_logiche/project\_reti\_logiche.srcs/sim\_1/new/t

\$finish called at time: 5110 ns: File "C:/Users/Lenovo/Desktop/project\_reti\_logiche/project\_reti\_logiche.srcs/sim\_1/new/tb\_credibility\_to\_zero\_arch.vhd" Line 185

INFO: [USF-XSim-96] XSim completed. Design snapshot 'tb\_credibility\_to\_zero\_behav' loaded.

INFO: [USF-XSim-97] XSim simulation ran for 1000000ns

launch\_simulation: Time (s): cpu = 00:00:02 ; elapsed = 00:00:11 . Memory (MB): peak = 1878.746 ; gain = 0.000

### Test Bench "only\_zero"

Il terzo Test Bench da noi scritto ha come finalità quella di verificare un corner-case simile al primo. Tuttavia in questo caso la sequenza è composta esclusivamente da zeri. Di conseguenza anche la sequenza di output dovrà essere formata solamente da zeri.



<sup>#</sup> run 1000000ns

### Test Bench "multiple\_sequences"

Il quarto Test Bench da noi scritto ha come finalità quella di verificare il caso in cui vengano fornite più sequenze da codificare, una dietro l'altra, senza dare alcun segnale di reset al modulo nel mezzo. Infatti il reset è assicurato solamente all'inizio, ovvero prima che parta la prima elaborazione.



<sup>#</sup> run 1000000ns

Failure: Simulation Ended! TEST PASSATO (EXAMPLE)

Time: 6470 ns Iteration: 1 Process: /tb\_different\_input/test\_routine File: C:/Users/Lenovo/Desktop/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_logiche/project\_reti\_lo

launch simulation; Time (s); cpu = 00:00:04; elapsed = 00:00:11. Memory (MB); peak = 1889.371; gain = 0.000

### Test Bench "reset\_during\_elaboration"

Il quinto Test Bench da noi scritto è risultato essenziale per verificare un caso limite, che sussiste nel caso in cui al modulo venga fornito un segnale di reset alto ("1") mentre il modulo sta compiendo un'elaborazione.

L'elaborazione in corso viene così interrotta, e ne viene poi iniziata una nuova (con un nuovo segnale di i\_start).



<sup>#</sup> run 1000000ns

#### **REPORT**

Qui, di seguito, sono riportati i report ottenuti dalla sintesi e dall'implementazione del nostro progetto.

### **Vivado Synthesis Report**

```
Report Cell Usage:
                 |Cell |Count |
 11
                 |BUFG |
                   |CARRY4 |
 12
 13
                  |LUT1 |
  |4
                   |LUT2
  15
                   |LUT3
  16
                   |LUT4
  17
                   |LUT5
  18
                   |LUT6
  19
                   | FDCE |
  |10
                   FDPE
  |11
                   | FDRE |
                                                  261
 |12
                   | LD
                                                   591
                 |IBUF | 37|
|OBUF | 27|
 |13
 114
 Report Instance Areas:
                |Instance |Module |Cells |
 Finished Writing Synthesis Report : Time (s): cpu = 00:00:37 ; elapsed = 00:00:47 . Memory (MB): peak = 660.926 ; gain = 451.426
Synthesis finished with 0 errors, 0 critical warnings and 15 warnings.

Synthesis Optimization Runtime: Time (s): cpu = 00:00:20; elapsed = 00:00:28. Memory (MB): peak = 660.926; gain = 109.797

Synthesis Optimization Complete: Time (s): cpu = 00:00:37; elapsed = 00:00:48. Memory (MB): peak = 660.926; gain = 451.426

INFO: [Project 1-571] Translating synthesized netlist

INFO: [Notlist 29-17] Analyzing 102 Unisim elements for replacement

INFO: [Notlist 29-28] Unisim Transformation completed in 0 CFU seconds

INFO: [Project 1-570] Preparing netlist for logic optimization

INFO: [Project 1-570] Preparing netlist for logic optimization
 INFO: [Opt 31-138] Fushed 0 inverter(s) to 0 load pin(s).
INFO: [Project 1-111] Unisim Transformation Summary:
A total of 59 instances were transformed.
    LD => LDCE: 59 instances
 INFO: [Common 17-83] Releasing license: Synthesis
INFO: [Common 17-25] Releasing Incense: Synthesis 18 Infos, 15 Warnings, 0 Critical Warnings and 0 Errors encountered. 
synth_design completed successfully 
synth_design: Time (s): cpu = 00:00:36; elapsed = 00:00:41. Memory (MB): peak = 660.926; gain = 451.426

INFO: [Common 17-1381] The checkpoint 'C:/Users/Lenovo/Desktop/project_reti_logiche/project_reti_logiche.runs/synth_2/project_reti_logiche.dcp' has been generated. 
report_utilization: Time (s): cpu = 00:00:01; elapsed = 00:00:00.034. Memory (MB): peak = 660.926; gain = 0.000

INFO: [Common 17-206] Exiting Vivado at Sun Aug 18 10:48:42 2024...
```

### **Utilization Report**

#### 2. Slice Logic Distribution

| Site Type                               | l Us | ed | Fixed | Available | Util% |
|-----------------------------------------|------|----|-------|-----------|-------|
|                                         | +    |    | +     | +         | +     |
| Slice                                   | I    | 50 | 0     | 33450     | 0.15  |
| SLICEL                                  | l    | 36 | 0     | I         | I     |
| SLICEM                                  | I    | 14 | 0     | I         | I     |
| LUT as Logic                            | l    | 88 | 1 0   | 133800    | 0.07  |
| using 05 output only                    | l    | 0  | I     | I         | I     |
| using 06 output only                    | I    | 83 | I     | I         | I     |
| using 05 and 06                         | I    | 5  | I     | I         | I     |
| LUT as Memory                           | I    | 0  | 1 0   | 46200     | 0.00  |
| LUT as Distributed RAM                  | I    | 0  | 1 0   | I         | I     |
| LUT as Shift Register                   | I    | 0  | 1 0   | I         | I     |
| LUT Flip Flop Pairs                     | I    | 31 | 1 0   | 133800    | 0.02  |
| fully used LUT-FF pairs                 | I    | 0  | I     | I         | I     |
| LUT-FF pairs with one unused LUT output | l    | 31 | I     | I         | I     |
| LUT-FF pairs with one unused Flip Flop  | I    | 24 | I     | I         | I     |
| Unique Control Sets                     | I    | 8  | I     | I         | I     |
|                                         | +    |    | +     | +         | +     |

### **Timing Summary Report**

Max Delay Paths

```
Slack (MET): 17.615ns (required time - arrival time)
Source: FSM_sequential_curr_state_reg[0]/C
                                                     (rising edge-triggered cell FDCE clocked by clk {rise@0.000ns fall@10.000ns period=20.000ns})
                                               o_mem_en_reg/D
   (rising edge-triggered cell FDCE clocked by clk {rise@0.00
Path Group: clk
Path Type: Setup (Max at Slow Process Corner)
Requirement: 20.000ns (clk rise@20.000ns - clk rise@0.000ns)
Data Path Delay: 2.387ns (logic 0.580ns (24.296%) route 1.807ns (75.704%))
Logic Levels: 1 (LUT2=1)
Clock Path Skew: -0.043ns (DCD - SCD + CPR)

Destriction Clock Delay (DCD): 4.706ns = (24.706 - 20.000)
                                                        (rising edge-triggered cell FDCE clocked by clk {rise@0.000ns fall@10.000ns period=20.000ns})
       Destination Clock Delay (DCD): 4.706ns = ( 24.706 - 20.000 )
Source Clock Delay (SCD): 5.076ns
Clock Pessimism Removal (CPR): 0.326ns
   Clock Uncertainty: 0.035ns ((TSJ/2 + TIJ/2)^1/2 + DJ) / 2 + PE
Total System Jitter (TSJ): 0.071ns
Total Input Jitter (TIJ): 0.000ns
Discrete Jitter (DJ): 0.000ns
Phase Error (PE): 0.000ns
```

### 4. CONCLUSIONI

Attraverso la progettazione di questo componente abbiamo avuto modo di cimentarci in un nuovo tipo di programmazione, quello delle componenti logiche. Con l'utilizzo della logica a stati, abbiamo suddiviso il caso da risolvere in ulteriori sotto-problemi, in modo da renderne più semplice l'elaborazione. Infatti, ogni stato rappresenta uno step da svolgere per giungere alla risoluzione completa.

Il programma Vivado si è rivelato un ottimo software per la realizzazione del progetto, in quanto possiede funzionalità molto utili come la visualizzazione delle onde durante la Behavioral simulation. Infatti, per la prima volta, abbiamo potuto visualizzare in maniera quasi tangibile, il risultato ottenuto.

Sempre tramite il programma Vivado, per la verifica del progetto, sono state svolte molteplici simulazioni con differenti casistiche, dai corner-case alle più semplici. In tal modo, è stato possibile aver conferma del corretto funzionamento del progetto.